Cognoms:

Solucions

Nom:

## **PROBLEMA**

Es pretén dissenyar la funció  $F = (A + B) \cdot (C + D)$  en lògica CMOS complementària.

## A) Dibuixe un esquema amb transistors. Justifique el disseny. [4P]

Nota: utilitze el símbol detallat dels transistors, on es mostra el substrat.



- B) Donada la combinació d'entrades: A = "1", B = C = "0", D = "1", substituïsca els transistors pel model d'interruptors oberts o tancats. [2P]
  - \* Dibuixe l'esquema amb interruptors
  - Justifique el valor de l'eixida F





Hi ha un cami de connexió entre F i Voo. Aleshores, F = "/" El bloc Muss evin obert.

Comprovação: F = (A+B).(C+D) = (1+0).(0+1) = 1.1 = (1+0)

Supose que el circuit funciona amb  $V_{DD}$  = 1.2V i  $f_{clock}$  = 1GHz, i que el factor d'activitat mitjà és  $\alpha$  = 0.5. A més la capacitat mitjana per transistor és  $C_L$  = 10 fF (1fF =  $10^{-15}$ F). Calcule la **potència dinàmica** aproximada del circuit, en mW. Incloga en el còmput els transistors dels inversors necessaris per generar les variables negades. [2P]

Nombre de transistores M= 8 + 4x2 =

CL = 16 × 10 fF = 160 fF

Pd = (Ypo) 2 f. d. Cl = (1.2) 2 109. 0.5. 160 x 10-18

Pd = 1.44 x 0.5 × 160 × 10 = 105.2 × 10 6 W = 115.2 × 10 mW

= 115.8 pew nmicro-watts

Modifique el disseny de l'apartat A) per dotar al circuit d'eixida drenador obert. [2P]

Dibuixe el nou esquema amb transistors, i afegesca els elements externs necessaris.

Per a la combinació d'entrades A = "1", B = C = "0", D = "1", justifique el valor de l'eixida.

Basta superiour la part pros i afegir

Resistència de pull-up externa

utilitzant simbols simplificals per als transistors

( per timplifican el dibuix)

₹ P. ! extern al armit

gràcies a R es pot porar el 1" an l'eixida